2023년 여름 단기 강좌가 아래와 같이 개설됩니다.
1. Verilog HDL을 이용한 디지털논리회로 설계 / 이준환 교수님 / 비마관 514호
2023.07.25.(화) ~ 07.28.(금) 4일간
오전 9시 ~ 오후 4시 (휴게시간 1시간 포함)
디지털논리회로 설계 이론을 심화하고 실제 설계언어인 Verilog HDL을 이용한 설계 능력
-Verilog HDL 문법
-Verilog HDL을 이용한 sequential circuit design 실습
2. CMOS Transceiver SoC 설계실습 / 어윤성 교수님 / 비마관 527호
2023.08.14.(월), 08.16(수) ~ 08.18.(금) 4일간
오전 10시 ~ 오후 5시 (휴게시간 1시간 포함)
Wireless 통신 및 레이더 센서 등 전파기반의 신호를 처리하는 RF Transceiver를 CMOS 반도체소자 기반으로 설계하는 기술 교육 과정
-CMOS RF Transceiver에 필요한 직접변환
-low IF 수신기 등 구조와 구성블록회로
-Up Conversion Mixer 회로와 RF Driver amp 및 기저대역 회로 설계실습
3. CMOS RF PLL 주파수합성기 설계실습 / 신현철 교수님 / 비마관 527호
2023.08.24.(목) ~ 08.25.(금) 2일간
오전 9시 ~ 오후 6시 (휴게시간 1시간 포함)
무선 및 이동통신용 RF PLL 주파수합성기의 구조 및 동작원리 학습
-전압조정발진기(VCO), 위상주파수검출기(PFD), 주파수분주기(Frequency Divider), 전하펌프(Charge Pump)등의 요소회로에 대한 설계 및
이를 통합한 PLL 주파수합성기 전체회로의 설계 실습
-각 회로의 기본적인 동작원리, 설계 이론, 성능 지표를 이해하고, Cadence SpectreRF 를 이용하여 실제 설계를 수행
7월 6일(목) 10:00시 ~ 7월 12일 (수) 13:00 까지 ik_kang@kw.ac.kr 메일로 신청해 주시기 바랍니다.
메일 제목에 학번/이름/강좌 숫자 (1 또는 2, 모두 수강을 원하면 1,2) 를 기재하여 보내주시기 바랍니다.
7월 17일 월요일에 본 게시판에 수강 확정 명단을 강좌별로 공지하겠습니다.